Atmega128. Временные диаграммы 16-разрядных таймеров-счетчиков
Временные диаграммы 16-разрядных таймеров-счетчиков
16-разрядные таймеры выполнены по синхронной схеме, поэтому, сигнал синхронизации таймера (clkTn) на следующих рисунках показан как разрешающий сигнал. На рисунках также представлена информация по моментам установки флагов прерываний и обновления регистра OCRnx значением из буферного регистра OCRnx (только для режимов с двойной буферизацией). На рисунке 55 представлена временная диаграмма с установкой флага OCFnx. На рисунке 56 представлена аналогичная диаграмма, но с разрешенным предделением. На рисунке 57 иллюстрируется алгоритм счета в районе верхнего предела в различных режимах. Если используется режим ШИМ ФЧК, то регистр OCRnx обновляется на нижнем пределе. В этом случае временная диаграмма будет такой же, но ВП необходимо заменить на НП, ВП-1 на НП+1 и т.д. Аналогичные переименования необходимо применить в режимах, где флаг TOVn устанавливается на нижнем пределе. На рисунке 58 приведена аналогичная предыдущей временная диаграмма, но с разрешенным предделением.
Рисунок 55 – Временная диаграмма таймера-счетчика без предделения с установкой OCFnx
Рисунок 56 – Временная диаграмма таймера-счетчика с предделением на 8 (fclk_I/O/8) и установкой OCFnx
Рисунок 57 – Временная диаграмма таймера-счетчика без предделения
Рисунок 58 - Временная диаграмма таймера-счетчика с предделением на 8 (fclk_I/O/8)
<< Предыдущая страница | Оглавление | Следующая страница >> |